ザイリンクス、業界初の 20nm 400 万ロジック セル デバイスVirtex UltraScale VU440 FPGA の出荷を開始

ザイリンクス株式会社

From: PR TIMES

2015-01-21 13:24

5,000 万以上の ASIC ゲートに相当、競合製品の 4 倍の集積度を実現、次世代 ASIC、高機能 SoC のプロトタイピングおよびエミュレーションに最適化



[画像: (リンク ») ]


ザイリンクス社 (本社 : 米国カリフォルニア州サンノゼ、NASDAQ : XLNX) は 2015 年 1 月 15 日 (米国時間)、5,000 万以上の ASIC ゲートに相当し競合製品の 4 倍の集積度を持つ、業界初の 20nm 400 万ロジック セル デバイスの出荷を開始したと発表した。初めて出荷された Virtex(R) UltraScale™ VU440 FPGA は、5,000 万 ASIC ゲート相当の集積度と業界最大の I/O ピン数を備える。さらに、Virtex UltraScale VU440 FPGA は、UltraScale アーキテクチャが持つ、ASIC と同様のクロッキング、次世代配線機能およびクラス最高の利用率が得られるように強化されたロジック ブロックなどの特長を活用しており、次世代 ASIC および高機能 SoC のプロトタイピングおよびエミュレーションに最適なデバイスとなっている。

Synopsys 社のIP およびプロトタイピング マーケティング担当バイス プレジデントであるジョン コエター (John Koeter) 氏は、「Virtex UltraScale VU440 デバイスのサンプルを真っ先に受け取ることができたため、当社はFPGA ベースのプロトタイピングである HAPS の開発を加速し、お客様のために完璧なソリューションをいち早く提供することができるようになります。新しい UltraScale デバイスを HAPS 独自の機能と組み合わせることで、われわれの次世代プロトタイピング システムを展開することが可能となり、高集積、高性能、統合の容易性といったお客様の要件を満たすことができます」と述べている。

第 2 世代 SSI テクノロジを採用した Virtex UltraScale VU440 FPGA によって、ザイリンクスは今回もムーアの法則の限界を突破した。TSMC 社の CoWoS (Chip-on-Wafer-on-Substrate) 3D IC プロセスで構築した SSI テクノロジは、28nm ノードでの生産ですでに実績があり、複数のコンポーネントを一つのデバイスに統合することによる消費電力およびパフォーマンスにおける利点の他に、シリコン面積の大幅な縮小も実現している。UltraScale 3D IC デバイスは、28nmノード品に比べて5 倍ものダイ間帯域幅とスライス境界を越えて統一されたクロッキング アーキテクチャを備えており、仮想モノリシック デザイン環境を提供することで短期間での実装およびデザイン クロージャが実現できる。

ARM 社のエンジニアリング システム担当バイス プレジデントであるジョン グッドイナフ (John Goodenough) 氏は、「VU440 は、ARM(R) ベースのあらゆる種類の SoC をテープアウト前にプロトタイピングできる強力な製品です。ザイリンクスのこの新しい FPGA の集積度とパフォーマンスを利用すれば、最も進んだ ARMv8-A アーキテクチャでさえもマルチコアでのプロトタイピングが可能であり、ハードウェアおよびソフトウェアの開発スケジュールを改善し、次世代 SoC の開発期間を短縮することができます」と述べている。

■Virtex UltraScale VU440 FPGA について
新たな業界標準を確立した Virtex UltraScale VU440 デバイスは、パフォーマンス、システム統合およびシングル チップ上の帯域幅のいずれの点においても、かつてない水準に達している。Virtex UltraScale VU440 デバイスは、ファミリ中最大規模の製品として、440 万個のロジック セル、1,456 個のユーザー I/O ピン、バックプレーン動作に対応可能な 48 個の 16.3Gb/s トランシーバー、89Mb のブロック RAM を提供する。これらの規模は、従来、業界最大の集積度を誇っていたザイリンクス Virtex-7 2000T デバイスの 2 倍以上である。

■デモ
10 個の ARM Cortex-A9 CPU が一つの Virtex UltraScale VU440 上で動作している画期的なデモは、 japan.xilinx.com/virtex-ultrascale.html で見ることができる。

■供給体制およびツールのサポート
Virtex UltraScale VU440 FPGA は現在出荷を開始しており、業界最先端のデザイン ツールであるザイリンクスの Vivado(R) Design Suite でサポートされている。ご注文は、ザイリンクスの販売代理店までお問い合わせいただきたい。

■ザイリンクスについて
ザイリンクスは、All Programmable FPGA および SoC、3D IC の世界的なリーディング プロバイダーである。業界をリードするこれらデバイスを次世代設計環境および IP とともに提供することで、プログラマブル ロジックからプログラマブル システム インテグレーションまで、幅広いユーザー ニーズに応える。詳しい情報は、ウェブサイト japan.xilinx.com で公開している。

※ ザイリンクスの名称およびロゴ、Artix、ISE、Kintex、Spartan、Virtex、Vivado、Zynq、その他本プレスリリースに記載のブランド名は米国およびその他各国のザイリンクスの登録商標または商標です。ARMは EU およびその他の国での ARM の登録商標および商標です。その他すべての名称は、それぞれの所有者に帰属します。

下記のザイリンクス株式会社ウェブサイトもご参照ください。
・ トップページ : (リンク »)
・ プレスリリース (日本語) : (リンク »)
・ このリリースの全文は次の URL を参照のこと :
(リンク »)

プレスリリース提供:PRTIMES (リンク »)
本プレスリリースは発表元企業よりご投稿いただいた情報を掲載しております。
お問い合わせにつきましては発表元企業までお願いいたします。

ザイリンクス株式会社の関連情報

【企業の皆様へ】企業情報を掲載・登録するには?

御社の企業情報・プレスリリース・イベント情報・製品情報などを登録するには、企業情報センターサービスへのお申し込みをいただく必要がございます。詳しくは以下のページをご覧ください。

ホワイトペーパー

新着

ランキング

  1. セキュリティ

    「デジタル・フォレンジック」から始まるセキュリティ災禍論--活用したいIT業界の防災マニュアル

  2. 運用管理

    「無線LANがつながらない」という問い合わせにAIで対応、トラブル解決の切り札とは

  3. 運用管理

    Oracle DatabaseのAzure移行時におけるポイント、移行前に確認しておきたい障害対策

  4. 運用管理

    Google Chrome ブラウザ がセキュリティを強化、ゼロトラスト移行で高まるブラウザの重要性

  5. ビジネスアプリケーション

    技術進化でさらに発展するデータサイエンス/アナリティクス、最新の6大トレンドを解説

ZDNET Japan クイックポール

注目している大規模言語モデル(LLM)を教えてください

NEWSLETTERS

エンタープライズ・コンピューティングの最前線を配信

ZDNET Japanは、CIOとITマネージャーを対象に、ビジネス課題の解決とITを活用した新たな価値創造を支援します。
ITビジネス全般については、CNET Japanをご覧ください。

このサイトでは、利用状況の把握や広告配信などのために、Cookieなどを使用してアクセスデータを取得・利用しています。 これ以降ページを遷移した場合、Cookieなどの設定や使用に同意したことになります。
Cookieなどの設定や使用の詳細、オプトアウトについては詳細をご覧ください。
[ 閉じる ]